• 找到相关文档约10篇, 耗时0.4s 74ls00引脚图 - 文档搜索结果预览与免费下载
    • 文档格式:doc 更新日期:2011-10-17
      Word文档 基 本 实 验
      文档预览: 用与非门74LS00和异或门74LS86设计一个全加器。 用数据选择器74LS153设计一个全加器。 实验接线图 74LS153实验接线图和74LS153真值表 4个数据输入引脚C0 C3分别接实验台上的10MHz、1MHz、500KHz、100KHz脉冲源。变化地址选择 ... 点击下载
    • 文档格式:doc 更新日期:2005-08-02
      Word文档 触发器及其应用
      文档预览: 图8—3 74LS73引脚排列 图8—4 D触发器③ D触发器:它的基本结构多为维持阻塞型.D触发器的逻辑符号如图8—4所示.触发器的状态取决于CP脉冲到来之前D端的... 点击下载
    • 文档格式:doc 更新日期:2008-11-03
      Word文档 数据选择器及应用
      文档预览: 所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器.集成芯片引脚排列如图3.6.2,功能如表3.6.1所示. 表3.6.1 74LS153功能表输入... 点击下载
    • 文档格式:doc 更新日期:2011-10-17
      Word文档 jpk.hsit.edu.cn
      文档预览: 5、 CC4011×2(74LS00) CC4012×3(74LS20) CC4030(74LS86) CC4081(74LS08) 74LS54×2(CC4085) CC4001 (74LS02) ... 注:四路2-3-3-2输入与或非门74LS54 引脚排列 逻辑图 逻辑 ... 点击下载
    • 文档格式:doc 更新日期:2008-06-01
      Word文档 设计性实验四
      文档预览: 首先分析要求,一片160最多只能计数到十,要求是二十进制,那么必须使用两片,这样就存在第二片的进位信号的设计了.由于是设计24进制,那么个位的显示一定是要能到9的... 点击下载
    • 文档格式:doc 更新日期:2011-10-17
      Word文档 基 本 实 验
      文档预览: 四2输入与非门74LS00 1片 双D触发器74LS74 2片 双JK触发器74LS73 1片 四位双向通用移位寄存器74LS194 2片 ... 引脚4接+5V,引脚11接地。 74LS73 只有复位端CLR。 CLR = 0,测得Q = 1,Q = 0。 CLR = 1,J = 0,K = 0,按宽单脉冲按钮 ... 点击下载
    • 文档格式:doc 更新日期:2008-05-01
      Word文档 数字电子技术项目实训
      文档预览: 双排直插式集成3-8译码器74LS138各引脚功能及原理图中惯用画法如图所示.由功能表可知:三个使能端(=0)任何一个无效时,八个译码输出都是无效电平,即输出全为... 点击下载
    • 文档格式:doc 更新日期:2005-08-01
      Word文档 逻辑门电路功能测试与组合
      文档预览: 实验中使用7400四2输入与非门和7420二4输入与非门,引脚图如图1—1和图1—2,7400内部有四个独立的2输入与非门,7420内有二个4输入与非门.... 点击下载
    • 文档格式:doc 更新日期:2009-03-07
      Word文档 课程名称:数字电路实验
      文档预览: ⑶在⑴的基础上,将D引脚接1MHZ脉冲源,CK引脚接10MHZ脉冲源.用双踪示波器同时观测D端和CP端,记录波形;同时观测D端,Q端,记录波形.分析原因.制定对双JK触发器... 点击下载
    共搜索到10篇文档 10篇/页 1/1
  • 您可能感兴趣的
  • 74ls373引脚图  74ls138引脚图  74ls48引脚图  74ls244引脚图  74ls191引脚图  74ls74芯片引脚图  74ls74引脚图  74ls32引脚图  74ls112引脚图